500万彩票导航网

_CLK。④ 为了减少时钟的信号反射,输出到扩展槽的9个CLK必须在始端加串联电阻匹配。匹配电阻阻值与电路板特征阻抗大小有关,对65 Ω的传输线,选用50 Ω串联匹配电阻。⑤ 视频采集卡的PCI主总线控制信号必须进行上拉,保证在没有设备使用时能保持稳定。这些信号包括:FRAME,IRDY,TRDY,STOP,DEVSEL,PERR,SERR,LOCK,INTA~INTD。电阻的大小根据设备的负载而定,本设计中电阻值使用了典型值8.2 kΩ。⑥ 为了减少视频采集卡对背板的影响,除了CLK、REQ和GNT信号外,其他PCI信号都要串接10 Ω的终端匹配电阻。⑦ 要正确设置总线的信号环境。由于本设计中的PCI总线信号环境为3.3 V,设计时将PCI2050BI的P_VCCP连接到3.3 V;S_VCCP连接到背板的VIO上,根据背板VIO电压的设置,可能是3.3 V或5 V,由此完成对信号环境的设置。2.4 I2C串行EEPROM加载芯片AT24C02I2C总线是一种用于IC器件之间连接的二线制总线。它通过SDA(串行数据线)及SCL(串行时钟线)两根线在连到总线上的器件之间传送信息,并根据自动化工业平板电脑生产厂家地址识别每个器件。AT24C02是Atmel公司的低功耗CMOS串行EEPROM,内含256×8位存储空间,具有工作电压宽(2.5~5.5 V)、擦写次数多(大于10 000次)、写入速度快(小于10 ms)等特点。AT24C02主要完成CPCI视频采集卡的上电配置。3 PCB设计3.1 PCB层数的选择本次设计选择制作6层的PCB板。CPCI 板卡的总线标准连接器引脚间距为2.0 mm,焊盘孔径为0.6 mm,焊盘直径为1.1 mm,所以两焊盘之间走线空间仅为0.9 mm,线宽为6 mil。线间距6 mil的线单层只能走2根,而CPCI总线连接器单排有5个引脚,即必须走5根线,所以信号层不能少于3层。CPCI视频采集模块主要供电为3.3 V,考虑到此板信号的完整性,将信号层设计为4层,地平面和电平面分别设计1层。印制板最终的层分布设计依次为:顶层信号层、地层、内信号层1、内信号层2、3.3 V电层、底层信号层。3.2 PCB布线在CPCI视频采集模块的设计和布线过程中,严格遵循PCI2.1规范和PICMG2.0 R3.0规范,使用符合IEC—1076国际标准的高精度、屏蔽型、针孔式的

【 浏览次数:349 】【 发布时间:2018-01-15】

推荐阅读

鼎鑫彩票投注 一分时时彩 一分时时彩 亿信彩票注册 小米彩票开奖 大发时时彩 小米彩票是真的吗 大发时时彩 幸运时时彩 幸运时时彩平台