500万彩票导航网

实验室测试中,Cyclone V GT FPGA成功通过了所有PCI-SIG兼容性和互操作性测试,目前已经收录到PCI-SIG Integrators名录中。与以前的FPGA相比,在开发基于PCIe Gen2的应用时,Cyclone V GT FPGA帮助开发人员大幅度降低了系统成本和系统功耗。Altera资深产品市场经理Sabrina Raza评论说:“我们的Cyclone V GT FPGA实现了与PCIe Gen2的兼容,这是我们28 nm Cyclone V FPGA 系列成功推出的另一里程碑。对PCIe Gen2系统性能有要求的客户现在可以使用低功耗FPGA,降低其系统总成本,发挥我们在收发器技术上的专业优势,以及在开发PCIe设计解决方案方面的专长。我们帮助客户显著降低了系统成本,而且不以牺牲性能为代价。”Cyclone V FPGA集成了数据速率高达5 Gbps的收发器,有两个嵌入在器件中的硬核PCIe IP模块。利用PCIe硬核IP模块,开发人员提高了系统性能,增强了系统功能,同时提升了设计团队的效能。PCIe 2.0兼容硬核IP模块包括PHY/MAC、数据链路层以及会工业平板电脑设计话层。模块可以配置为端点或者根端口,支持x4通路。Cyclone V FPGA和Cyclone V SoC支持创新的Multi-function特性,最多8个PCIe端点可以组合成一个端点,该端点由标准器件驱动提供支持。这一方便的特性缩短了软件驱动开发时间,非常有利于I/O扩展等应用。Cyclone V FPGA和Cyclone V SoC还具有Altera创新的使用PCIe协议实现配置功能(CvP),器件中的硬核PCIe在FPGA内核加载之前便可以工作。这样,无论采用何种配置方法,都可以确保在满足PCIe协议的100ms规范要求下PCIe端点被激活。Altera全系列产品提供全面的PCI-SIG兼容解决方案,这些产品经过优化满足 了关 键应用需求。这些解决方案包括支持端点、桥接、交换和根端口功能的可配置PCIe知识产权(IP)内核和开发板。Altera最新的Cyclone V GT FPGA开发套件能够简单快速的实现PCIe Gen2协议,同时降低了设计风险,缩短了开发时间。开发套件为开发低成本、低功耗FPGA系统级设计,迅速得到结果提供了快速简单的方法。Cyclone V GT F

【 浏览次数:349 】【 发布时间:2018-01-15】

推荐阅读

小米彩票开奖 幸运时时彩官网 大资本网址 鼎鑫彩票投注 鼎鑫彩票平台 鼎鑫彩票投注 北京pk10 北京pk10 亿信彩票开奖记录数据分析 北京pk10